Импульсные блоки питания для IBM PC - страница 13

стр.

, а инерционность срабатывания элементов определяется временем рассасывания неосновных носителей в полупроводниковых приборах. В случае генерации сигнала треугольной формы сформированная импульсная последовательность имеет некоторое отклонение от частоты исходного сигнала специальной формы. В данном случае происходит модуляция импульсной последовательности как по длительности импульса, так и по частоте его следования.

На рис. 1.13б представлены временные диаграммы работы ШИМ регулятора, формирующего управляющую последовательность с модуляцией положения фронта импульса. В данном случае производится генерация пилообразного сигнала с положительным нарастанием напряжения. Фронт импульса (с учетом гистерезиса) начинает формироваться при совпадении напряжений U>p и U на участке линейного нарастания последнего. Спад импульса жестко синхронизирован со спадом пилообразного напряжения. На нижней диаграмме рисунка показано, что спады импульсов следуют через одинаковые промежутки времени, равные периоду T пилообразного сигнала.

Использование генератора, формирующего пилообразный сигнал с линейным спадом пилообразного напряжения, приведено на рис. 1.13 в. Видно, что фронт импульса появляется в момент скачкообразного изменения пилообразного сигнала. Спад импульса сформирован при равенстве напряжений U>p и U, когда U находится в интервале линейного спада. Таким образом, модуляция длительности импульса производится по его спаду. Фронты импульсов отстоят друг от друга на одинаковые промежутки времени, равные периоду Т колебаний обратного пилообразного сигнала.

Структурная схема формирователя, реализующего принцип ШИМ управления согласно рис. 1.13б, изображена на рис. 1.14.

Рис. 1.14. Структурная схема формирователя ШИМ сигнала управления


Основные узлы формирователя ШИМ сигнала (см. рис. 1.14) могут быть выполнены как на дискретных компонентах, так и содержаться в одной интегральной микросхеме. Формирователь ШИМ включает в себя следующие элементы: генератор, ФПН, ИОН, линейные усилители DA1 – DA3, компаратор напряжения DA4, развязывающие диоды VD1 и VD2, делитель частоты на дваDD1, цифровые логические элементы DD2.1 – DD2.2, каскад сопряжения с силовой частью преобразователя напряжения КС. Обычно в схему ШИМ регулятора включен каскад для защиты преобразователя от короткого замыкания в нагрузке, для упрощения не показанный на рис. 1.14.

Буферный усилитель DA3 своими входами – вход 3 и вход 4 – подключается к выходной точке канала вторичного напряжения. Вместе с функциями буферизации этот усилитель нормирует уровень регулируемого напряжения (то есть выполняет функции делителя напряжения, приведенного на рис. 1.12) для возможности сопоставления его величины с номиналом источника опорного напряжения. Сравнение этих значений напряжения и выработка сигнала рассогласования производится усилителем DA2. Сигнал рассогласования через диод развязки VD2 подается на один из входов компаратора DA4. На второй вход компаратора поступает пилообразное напряжение, сформированное каскадом ФПН. Запуск каскада ФПН (начало линейного нарастания напряжения) и одновременный сброс процесса предыдущего периода происходит в момент прихода на него фронта импульса, вырабатываемого генератором. Генератор вырабатывает последовательность импульсов с относительно стабильными частотными характеристиками. Этим заканчивается работа ШИМ регулятора на уровне обработки аналоговых сигналов. Дальнейшее формирование ШИМ сигнала происходит цифровыми способами, при которых все активные элементы, включая и дискретные из КС, функционируют в ключевых режимах.

После отработки компаратором DA4 входных воздействий на его выходе появляется последовательность импульсов, синхронных с частотой пилообразного напряжения, но с модулированной длительностью самого импульса – цифровой ШИМ сигнал. Эта последовательность поступает на входы цифровых элементов DD2.1, DD2.2, выполняющих логическую функцию И (схема совпадения по высокому логическому уровню). На второй вход каждого из элементов схемы DD2 подается последовательность импульсов, частота которых в два раза ниже исходных, формируемых генератором. Понижение частоты в два раза происходит на элементе DD1 – D-триггере, включенном в режиме деления исходной частоты. Изменение состояния выходов триггера происходит при поступлении на его счетный вход С фронта импульса, формируемого генератором. На выходах триггера Q (прямой выход) и -Q (инверсный выход) в каждый момент времени сигналы противофазны. В моменты совпадения высоких уровней сигналов от компаратора и сигналов от делителя частоты (триггера) на входах элементов DD2 и на их выходах появляются импульсы высокого уровня. Периодичность импульсов на выходе каждого из элементов DD2 совпадает с периодом исходной частоты генератора деленной на два. Графически процесс работы ШИМ регулятора показан в виде диаграмм на рис. 1.15. Точки на схеме (см. рис. 1.14), для которых приведены эпюры напряжений, отмечены цифрами в кружочках. Для наглядности на второй диаграмме (см. рис. 1.15) кривые напряжений для точек 1 (пилообразное напряжение) и 2 (напряжение на выходе буферного усилителя DA1) совмещены.